/

수색

수색
  • 나노 와이어 구조의 실리콘상의 축 방향의 inas / gaas 헤테로 구조

    2018-Aug-17

    inas 세그먼트는 처음에 실리콘 기판 상에 액적 에피 택시에 의해 생성 된 가오스 섬 (gaas island) 위에 성장되었다. 우리는 inas 퇴적을위한 성장 매개 변수 공간을 체계적으로 탐구하고, 선택 성장을위한 조건을 확인했습니다. 가아 순전히 축 성장을 위해서. 축 방향 inas 부분은 아래쪽에있는 가우 스베이스 섬에 비해 측벽이 30 $ ^ {{} ^ circ $만큼 회전하여 형성되었다. 싱크로트론 X- 선 회절 실험 결과, inas 세그먼트는 주로 아연광 결정 구조와 스태킹 결함이있는 가우시 (ga) 상단에서 편안하게 성장합니다. 출처 : iopscience 자세한 내용은 당사 웹 사이트를 방문하십시오 :www.semiconductorwafers.net , 이메일을 보내주십시오.angel.ye@...

  • 광산란 단층 촬영에 의한 cz-silicon 결정의 산소 석출물 특성 규명

    2018-Aug-30

    산소의 밀도 및 광산란 강도는 실리콘 결정은 IR 광 산란 단층 촬영기로 측정됩니다. 측정을 통해 명확하게 된 수치 데이터는 산소 침전 량과 관련하여 논의된다. 여기서 얻은 결과는 산소 석출물이 빛을 산란시키는 이론적 인 분석과 잘 일치한다. IR 광 산란 단층 촬영에 의해 얻어진 정보는 cz 실리콘 결정 중의 산소의 석출 과정을 매우 잘 설명하며,이 방법으로 수득 된 침전물의 밀도는 신뢰성이있다. 출처 : iopscience 실리콘 질화물 결정 구조와 같은 다른 관련된 제품에 관하여 정보 더, 실리콘 카바이드 웨이퍼 , 우리의 웹 사이트를 방문하십시오 : , 이메일을 보내주십시오. 또는...

  • 4H-SiC에 대한 Al 이온 주입이 TiAl 계 접촉 재료의 비 접촉 저항에 미치는 영향

    2018-Sep-29

    고성능 실리콘 카바이드 ( SiC ) 전력 디바이스에서 p 형 SiC에 대한 저 저항 옴 접촉이 개발되어야한다. 오믹 접촉 저항을 감소시키기 위해, SiC / SiC 계면에서의 장벽 높이의 감소 또는 SiC 기판에서의 도핑 농도의 증가가 필요하다. 배리어 높이의 감소가 극히 어렵 기 때문에, Al의 도핑 농도를 4H-SiC 이온 주입 기술에 의해 도전성을 부여 받았다. Ti / Al 및 Ni / Ti / Al 금속 (여기서 슬래시 "/"기호는 증착 시퀀스를 나타냄)은 Al 이온 주입 SiC 기판에 증착되었다. 실험적 및 이론적 접촉 저항을 비교함으로써, 금속 / SiC 계면을 통한 현재의 전달 메커니즘은 열 이온 전계 방출 인 것으로 결론 지어졌으며 장벽 높이는 ~ 0.4eV로 결정되었다....

  • GaN 기판을 이용한 평면 GaN 기반 LED에서의 열 효과로 인한 효율 저하에 관한 이론적 고찰

    2018-Dec-18

    본 논문에서는 완전 결합 3 차원 전기 열 소자 시뮬레이터를 사용하여 평면에서 고전류 작동시 효율 저하 메커니즘을 연구한다 지 에이 N 계 발광 다이오드 (LED). 특히, 더 두꺼운 전도성 GaN 기판을 사용하여 효율 저하의 개선이 입증되었다. 첫째, 얇은 도전성 GaN 기판 내부의 국지 줄 열 (Joule heating)은 내부 양자 효율 (IQE)을 저하시키고 직렬 저항을 증가시킨다. 그 후, 더 두꺼운 도전성 GaN 기판과 기판 내부의 전류 밀도 및 온도의 시뮬레이션 된 분포를 도입했습니다. 그 내부의 최대 전류 밀도는 GaN 기판 두께가 5 μm 인 기판에 비해 100 μm 두께 기판의 경우 약 6 배 정도 감소합니다. 따라서 최대 접합 온도가 낮아지고 IQE 및 구동 전압이 향상됩니다. 본 연구는...

  • 반도체 웨이퍼에 내장 된 온도 센서의 열 응답 시간 결정

    2019-Jan-10

    우리는 웨이퍼에 내장 된 온도 센서의 열 응답 시간을 결정하기위한 비접촉 방법을 제시합니다. 이 방법에서, 플래시 램프는주기적인 펄스로 웨이퍼상의 스폿을 조명한다; 스폿은 테스트중인 센서와 반대쪽에 있습니다. 그런 다음 센서의 열 시간 상수는 시간 응답의 측정과 센서 및 웨이퍼 내부의 열 흐름의 이론적 모델과 함께 얻어집니다. 백금 저항 온도계 (PRT)와 열전쌍에 대한 실험 데이터 규소 웨이퍼 열 전달 모델과 잘 일치 함을 보여줍니다. 넓은 범위의 실험 변수에 대한 열 응답 시간의 값은 표준 편차 8 % (PRT)와 20 % (열전쌍) 이내로 일치하며 결과의 일관성을 나타냅니다. 이 방법은 계측 된 실리콘 웨이퍼에 사용되는 센서의 열 특성을 결정하는 데 직접 적용 할 수 있습니다. 우리는이 방법이 새로운 ...

  • 미결정 실리콘 게르마늄 태양 전지의 성능에 시드 층이 미치는 영향

    2019-Jan-10

    13.56 MHz에서 플라즈마 강화 화학 기상 증착 (PECVD)을 사용하여, 시드 층은 수소화 된 미세 결정질의 초기 성장 단계에서 제조된다 실리콘 게르마늄 (μc-Si1-xGex : H) i- 층을 포함한다. μc-Si1-xGex : H 층의 성장과 μc-Si1-xGex의 성능에 대한 시드 프로세스의 영향 : Hp-i-n 단일 접합 태양 전지 조사됩니다. 이 시딩 방법을 적용함으로써, μc-Si1-xGex : H 태양 전지는 μc-Si : H 태양 전지로서의 청색 응답의 수용 가능한 성능으로 단락 전류 밀도 (Jsc) 및 필 팩터 (FF) Ge 함유량 x가 0.3까지 증가하더라도 마지막으로 μc-Si0.7Ge0.3 : H 태양 전지의 효율을 7.05 % 향상시켰다. 출처 : iopscience 더 자세한...

  • 록인 캐리어그래피를 이용한 반도체 Si 웨이퍼의 도핑 밀도 및 전기 저항의 비접촉식 비파괴 이미징

    2019-Mar-12

    n형 및 p형 실리콘 웨이퍼의 공간 분해 도펀트 농도 [2.2] Nd 및 전기 저항률 ρ에 대한 비접촉식 비파괴 이미징 방법다양한 레이저 조사 강도에서 고정 캐리어그래피 이미지를 사용하는 것이 제시됩니다. 알려진 저항률을 가진 웨이퍼 사이트의 진폭 및 위상 정보를 사용하여 절대 캐리어 생성률을 정확하게 결정하기 위한 보정 계수를 도출했습니다. 도펀트 밀도 이미지를 추출하기 위해 포토캐리어 방사 측정 신호의 비선형 특성에 기반한 주파수 영역 모델을 사용했습니다. 이 방법론을 통해 얻은 n형 및 p형 웨이퍼의 저항률 측면 변화는 기존의 4점 프로브 측정으로 얻은 것과 매우 일치하는 것으로 나타났습니다. 이 모든 광학 비접촉식 방법은 도핑 밀도 및 전기 저항 측정과 넓은 반도체 영역에 대한 이미지를 위한 비파괴 ...

  • Si 상의 SiC 성장 이론 및 실제와 와이드 갭 반도체 필름에 대한 응용

    2019-Mar-18

    Si에서 에피택셜 SiC 필름의 성장에 대한 최근의 발전을 개관합니다. 현재 SiC 필름의 성장에 사용되는 기본적인 고전적 방법에 대해 논의하고 장단점을 탐구합니다. 에피택셜 SiC 필름 의 새로운 합성 방법에 대한 기본 아이디어 및 이론적 배경Si에 주어진다. 새로운 방법은 기판 표면에 원자를 증발시키는 고전적인 박막 성장 기술과 상당히 다르다는 것을 보여줄 것입니다. 새로운 방법은 탄화 규소 분자를 형성하기 위해 실리콘 매트릭스의 일부 원자를 탄소 원자로 대체하는 것을 기반으로 합니다. SiC 핵 생성의 다음 공정은 실리콘 매트릭스의 결정 구조를 파괴하지 않고 점진적으로 발생하고, 성장된 막의 배향은 실리콘 매트릭스의 원래 결정 구조에 의해 부과됨을 보여줍니다(아래에서와 같이 기판 표면뿐만 아니라). 일...

먼저 << 1 2 마지막
[  총  2  페이지들]

문의하기

우리 제품에 대한 견적이나 더 많은 정보를 원하신다면, 우리에게 메시지를 남겨 주시고되도록 빨리 회신 해주십시오.
   
지금 채팅 문의하기 & nbsp;
우리 제품에 대한 견적이나 더 많은 정보를 원하신다면, 우리에게 메시지를 남겨 주시고되도록 빨리 회신 해주십시오.